Samuel Quiniou

Embedded software designer at Rtone - IoT Makers
  • Claim this Profile
Contact Information
us****@****om
(386) 825-5501
Location
FR
Languages
  • Français Native or bilingual proficiency
  • Anglais Professional working proficiency

Topline Score

Topline score feature will be out soon.

Bio

Generated by
Topline AI

You need to have a working account to view this content.
You need to have a working account to view this content.

Credentials

  • Xilinx certification
    Xilinx
    Sep, 2013
    - Nov, 2024

Experience

    • France
    • IT Services and IT Consulting
    • 1 - 100 Employee
    • Embedded software designer
      • Mar 2022 - Present

    • France
    • IT Services and IT Consulting
    • 300 - 400 Employee
    • Ingénieur FPGA/ Logiciel embarqué
      • Oct 2010 - Oct 2022

      Poste :• Développement FPGA, SoC et logiciel embarqué temps réel• Domaines : Traitement vidéo, Commande moteur, Acquisition / Génération analogique• Secteurs d’activité : Militaire, médical, aéronautiqueExemples de projets :Acquisition / Génération analogique d’une carte ATE (Automatic Test Equipment)• Mission : Développement FPGA pour l’acquisition et la génération de 8 voies analogiques avec stockage partagé en DDR3.• Environnement : Xilinx Virtex 6, ISE 13.2, verilog, AXI4, DDR3, ADC/DAC haute fréquence (3Gbps)Commande moteur d’une pompe d’eau douce pour sous-marin• Mission : Développement FPGA de la commande d’un moteur double étoile sensorless : Observateur FEM, boucles de régulation courant / position, détection de position initiale.• Environnement : Altera Cyclone 3, Quartus10.1, SoC / VHDL, bus Avalon, calculs virgule fixeEncadrement de stagiaires ingénieurs• Mission : Rédaction des spécifications, suivi et support technique pour le développement d’IPs FPGA vidéo. : Contrôleur graphique 8 couches, DMA vidéo.• Environnement : Xilinx Zynq-7000 (ZC702 et Zedboard), ISE/EDK/SDK 14.7, SoC / VHDL, AXI4 et AXI Stream, DMA

    • Stage FPGA USB
      • Apr 2010 - Sep 2010

      Étude des solutions USB sur FPGA en VHDL et sous Linux.

Education

  • INSA Lyon - Institut National des Sciences Appliquées de Lyon
    Ingénieur, Génie Electrique
    2008 - 2010
  • Université Claude Bernard Lyon 1
    Master 1, Electronique et Informatique Industrielle
    2006 - 2008
  • IUT de Nantes
    DUT, Génie Electrique et Informatique Industrielle
    2004 - 2006

Community

You need to have a working account to view this content. Click here to join now